AD1859: 立体声、单电源、18位集成(Σ-Δ) DAC

AD1859是一款完整的16/18位、单芯片、立体声数字音频回放子系统,内置可变速率数字插值滤波器、具有扰动功能的革命性多位Σ-Δ调制器、耐抖动DAC、开关电容滤波器、连续时间模拟滤波器以及模拟输出驱动电路。其它特性包括片内立体声衰减器,以及通过SPI兼容型串行控制端口编程实现静音功能。AD1859与众不同的关键特性是其异步主时钟能力。以前的Σ-Δ音频DAC需要高频主时钟,其频率为目标音频采样速率的256倍或384倍。对于电路板设计人员而言,这种高频同步时钟的产生和管理非常麻烦。传统的一位Σ-Δ型DAC的模拟性能还取决于样本和主时钟的频谱纯度。AD1859内置数字锁相环(PLL),允许异步主时钟,同时能有力地抑制采样时钟(左右时钟)上的抖动。数字PLL使AD1859能够与单一频率(例如27 MHz)同步,而采样频率(由左右时钟决定)则可以在较宽范围内变化。数字PLL锁定新采样速率的时间约为100 ms。对采样频率上下15 Hz抖动成分的抑制为每倍频程6 dB,达到了音频DAC前所未有的抖动抑制水平。AD1859支持连续可变采样速率,相位响应基本保持线性,并且提供外部模拟去加重处理选项。时钟电路内置片内振荡器,因此用户只需提供外部晶振。如果需要,可以利用外部时钟源过驱该振荡器。

AD1859具有简单但非常灵活的串行数据输入端口,可以与各种ADC、DSP芯片、AES/EBU接收机和采样速率转换器实现无缝互连。串行数据输入端口可以配置为左对齐、I2S对齐、右对齐以及DSP串行端口兼容模式。该器件接受MSB优先、二进制补码格式的16位或18位串行音频数据。省电模式可使该器件在非活动状态时的功耗最小。它以+5 V单电源供电,采用0.6 µM CMOS双多晶硅、双金属工艺制造的单芯片集成电路,提供28引脚SOIC和SSOP两种封装,工作温度范围为-40°C至+105°C。

功能框图

AD1859 功能框图

技术指标
  • DAC DNR (dB): 94dB
  • DAC THD+N : -88dB
  • Product Description: Stereo, Single Supply 18-bit Integrated Sigma-Delta D/A
订购指南
产品型号 封装 引脚 温度范围 包装和数量 报价*(100-499) 报价*1000 pcs RoHS
AD1859JRZ 产品状态: 量产 28 ld SOIC - Wide 28 商业 Tube, 27 - - Y  
AD1859JRZ-RL 产品状态: 量产 28 ld SOIC - Wide 28 商业 Reel, 1000 - $ 4.67 Y

数据手册DataSheet 下载 版本 大小
AD1859 数据手册DataSheet 下载 . pdf
Rev A, 04/1996 302 kB

应用笔记 版本 大小
AN-327: DAC ICs: How Many Bits Is Enough? . pdf
Digital audio playback DACs are available in a variety of different architectures--each with it's own performance tradeoffs.
Rev. 0 345 kB
AN-327: DAC ICs: How Many Bits Is Enough?(中文) . pdf Rev. 0 345 kB
AN-211: The Alexander Current-Feedback Audio Power Amplifier . pdf Rev. 0 1154 kB
AN-211: The Alexander Current-Feedback Audio Power Amplifier(中文) . pdf
Rev. 0 1154 kB