54LS95 / 74LS95 LSTTL型四位并行存取移位寄存器

54LS95 / 74LS95 典型参数: f工作频率=36MHz Pd=65mW

逻辑图

说明:

这种四位寄存器具有并行和串行输入、并行输出、模式控制输入和二个时钟输入。它有三种操作模式:并行(并排)写入;右移(方向 QA到 QD);左移(方向 QD到 QA)。

应用四位数据并使模式控制输入为高电平,则可完成并行写入。这些数据被输入相应的触发器,并在时钟 2(左移)输入从高变到低之后在输出端输出。在并行写入期间,禁止送入串行数据。

当模式控制输入为低电平而时钟 1(右移)从高过渡到低时完成右移。当模式控制为高电平而时钟 2(左移)从高电平过渡到期低电平时,并将每一个触发器的输出接前一个触发器的并行输入(QD接输入 C、QC接输入 B等),再把串行数据送入输入 D,则完成左移。

如果两种方式都受同一时钟源的控制,则时钟输入一般是可以正常加到时钟 1和时钟 2上的。只有当两个时钟输入端都为低电平时,模式控制输入一般会发生变化,然而在功能表最后三行所要求的条件将保证寄存器信息得到保证。

 

 

推荐工作条件

符号  参数名称   74LS95   54LS95 单位
最小 典型 最大 最小 典型 最大
Vcc 电源电压 4.75 5 5.25 4.5 5 5.5 V
VIH 输入高电平电压 2.0     2.0     V
VIL 输入低电平电压     0.8     0.7 V
IOH 输出高电平电流     -400     -400 μA
IOL 输出低电平电流     8     4 mA
fCK 时钟频率 0   25 0   25 MHz
tW 时钟脉冲宽度 25     25     ns
tsu 数据建立时间(高电平或低电平) 20     20     ns
th 数据保持时间(高电平或低电平) 10     20     ns
t赋能 1 赋能时钟时间 1 20     20     ns
t赋能 2 赋能时钟时间 2 20     20     ns
t禁止 1 禁止时钟时间 1 20     20     ns
t禁止 2 禁止时钟时间 2 20     20     ns
TA 工作环境温度 -40   85 -55   125

电 性 能:(除特别说明外,均为全温度范围)

符号  参数名称  测试条件   74LS95 54LS95 单位
最小 典型 最大 最小 典型 最大
VIK 输入钳位电压 Vcc=最小 II=-18mA     -1.5     -1.5 V
VOH 输出高电平电压 Vcc=最小 VIL =最大 VIH=2V IOH =最大 2.7     2.5 3.4   V
VOL 输出低电平电压 Vcc=最小 VIL=最大 VIH=2V IOL=最大     0.5   0.25 0.4 V
II 输入电流 (最大输入电压时 ) Vcc=最大 VI=7V     0.1     0.1 mA
IIH 输入高电平电流 Vcc=最大 VI=2.7V     20     20 μA
IIL 输入低电平电流 Vcc=最大 VI=0.4V     -0.4     -0.4 mA
IOS 输出短路电流 Vcc=最大 VO=0V -20   -100 -20   -100 mA
ICC 电源电流 Vcc=最大(注)     21   13 21 mA

注:Icc测量条件是所有输出和串行输入开路,并行数据输入A、B、C和 D接地,模式控制输入接4.5V,两个时钟输入先瞬时接高电平,然后接地。 所有典型值均在 Vcc=5.0V, T A=25℃下测量得出。

交流(开关)参数:Vcc=5.0V, TA=25℃

符号 参数名称 从(输入) 到(输出) 测试条件  参数值  单位
最小 典型 最大
fmax 最大时钟频率     CL=15pF 25 36   MHz
tPLH 传输延迟时间 时钟 任一输出     18 27 ns
tPHL 传输延迟时间 CLK1、C LK2   RL=2KΩ   21 32 ns
54LS95 / 74LS95 技术支持