AD9215 10位、65/80/105 MSPS、3 V ADC

AD9215属于单芯片、10位、65/80/105 MSPS模数转换器(ADC)系列,采用3 V单电源供电,该系列均内置一个高性能采样保持放大器和基准电压源。AD9215采用多级差分流水线架构,内置输出纠错逻辑,在105 MSPS数据速率时可提供10位精度,并保证在整个工作温度范围内无失码。

利用宽带宽、真差分采样保持放大器(SHA),用户可以选择包括单端应用在内的各种输入范围和偏移。该器件适用于在连续通道中切换满量程电平的多路复用系统,以及采用远超过Nyquist范围的频率对单通道输入进行采样。与以前的模数转换器相比,AD9215的功耗与成本均有所降低,适用于通信、成像和医疗超声等应用。

采用一个单端时钟输入来控制所有内部转换周期。一个占空比稳定器用来补偿较大的时钟占空比波动,同时保持出色的性能。数字输出数据格式为标准二进制或二进制补码。超量程信号表示溢出状况,可由最高有效位来确定是下溢还是上溢。

AD9215采用先进的CMOS工艺制造,提供28引脚表面贴装塑料封装和32引脚芯片级封装,额定温度范围为-40°C至+85°C工业温度范围。

产品特点和性能优势
  • +3 V单电源供电(2.7 V至3.3 V)
  • 信噪比(SNR):58 dBc(至Nyquist频率)
  • 无杂散动态范围(SFDR):
    77 dBc(至Nyquist频率)
  • 低功耗ADC内核:
    - 90 mW(65 MSPS)
    - 102 mW(80 MSPS)
    - 120 mW(105 MSPS)
  • 差分输入、300 MHz带宽
  • 片内基准电压源和采样保持放大器
  • 微分非线性(DNL):±0.25 LSB
  • 灵活的模拟输入范围:
    1 Vp-p至2 Vp-p
  • 数据格式:二进制补码或偏移二进制
  • 时钟占空比稳定器
模数转换器 (ADC)
IBIS模型
参考电路
数据手册
文档备注
AD9215: 10-Bit, 65/80/105 MSPS, 3 V A/D Converter Data Sheet (Rev. B)PDF 1416 kB
应用笔记
文档备注
AN-1221: Very Low Jitter Encode (Sampling) Clocks for High Speed Analog-to-Digital Converters Using the ADF4002 PLL (Rev. B)PDF 82 kB
AN-905: Visual Analog Converter Evaluation Tool Version 1.0 User Manual (Rev. 0)PDF 2124 kB
AN-835: Understanding High Speed ADC Testing and Evaluation (Rev. B)PDF 985 kB
AN-501: Aperture Uncertainty and ADC System Performance (Rev. A)PDF 227 kB
AN-282: Fundamentals of Sampled Data SystemsPDF 2131 kB
AN-756: Sampled Systems and the Effects of Clock Phase Noise and Jitter (Rev. 0)PDF 291.7 K
AN-827: A Resonant Approach to Interfacing Amplifiers to Switched-Capacitor ADCs (Rev. 0)PDF 203 kB
AN-935: Designing an ADC Transformer-Coupled Front End (Rev. 0)PDF 363 kB
AN-742: Frequency Domain Response of Switched-Capacitor ADCs (Rev. B)PDF 401 kB
AN-345: Grounding for Low-and-High-Frequency CircuitsPDF 455 kB
AN-835: 高速ADC测试和评估 (Rev. 0)PDF 1916 kB
AN-1221: 使用ADF4002 PLL产生高速模数转换器所需的极低抖动编码(采样)时钟 (Rev. B)PDF 245 kB
AN-1142: 高速ADC PCB布局布线技巧 (Rev. 0)PDF 392 kB
AN-1142: Techniques for High Speed ADC PCB Layout (Rev. 0)PDF 392 kB
AN-282: 采样数据系统基本原理[中文版] (Rev. A)PDF 1559 kB
AN-737: 如何用ADIsimADC完成ADC建模 (Rev. B)PDF 373 kB
AN-737: How ADIsimADC Models an ADC (Rev. B)PDF 373 kB
AN-827: 放大器与开关电容ADC接口的匹配方法[中文版] (Rev. 0)PDF 783 kB
AN-905: VisualAnalog™转换器评估工具1.0版用户手册 (Rev. 0)PDF 2124 kB
AN-935: ADC变压器耦合前端设计[中文版] (Rev. 0)PDF 448 kB
AN-803: 利用引脚兼容高速ADC简化设计任务 (Rev. 0)PDF 356 kB
AN-803: Pin Compatible High Speed ADCs Simplify Design Tasks (Rev. 0)PDF 356 kB
AN-715: 走近IBIS模型:什么是IBIS模型?它们是如何生成的? (Rev. 0)PDF 370 kB
AN-715: A First Approach to IBIS Models: What They Are and How They Are Generated (Rev. 0)PDF 370.2 K
AN-345: 低频和高频电路接地PDF 823 kB
AN-756: 系统采样以及时钟相位噪声和抖动的影响[中文版] (Rev. 0)PDF 808 kB
AN-501: 孔径不确定度与ADC系统性能[中文版] (Rev. A)PDF 227 kB
AN-741: Little Known Characteristics of Phase Noise (Rev. 0)PDF 1679 kB
AN-741: 鲜为人知的相位噪声特性PDF 359 kB
订购信息
产品型号封装包装数量温度范围美金报价 100-499美金报价 1000+RoHS
AD9215BCPZ-105 量产32 ld LFCSP (5x5mm) w/3.1mm exposed padOTH 490-40 至 85至8.337.59Y
AD9215BCPZ-65 量产32 ld LFCSP (5x5mm) w/3.1mm exposed padOTH 490-40 至 85至5.955.06Y
AD9215BCPZ-80 量产32 ld LFCSP (5x5mm) w/3.1mm exposed padOTH 490-40 至 85至7.976.78Y
AD9215BRUZ-105 量产28 ld TSSOP (4.4mm)OTH 50-40 至 85至8.337.59Y
AD9215BRUZ-65 量产28 ld TSSOP (4.4mm)OTH 50-40 至 85至5.955.06Y
AD9215BRUZ-80 量产28 ld TSSOP (4.4mm)OTH 50-40 至 85至7.976.78Y
AD9215BRUZRL7-105 量产28 ld TSSOP (4.4mm)REEL 1000-40 至 85至07.59Y
AD9215BRUZRL7-65 量产28 ld TSSOP (4.4mm)REEL 1000-40 至 85至05.06Y
AD9215BRUZRL7-80 停产28 ld TSSOP (4.4mm)REEL 100000Y
参考资料
AD9215: 10-Bit, 65/80/105 MSPS, 3 V A/D Converter Data Sheet (Rev. B) ad9215
AD9215 IBIS Models ad9215
CN0096 设计和集成文件 ad8331
AN-1221: Very Low Jitter Encode (Sampling) Clocks for High Speed Analog-to-Digital Converters Using the ADF4002 PLL (Rev. B) adf4002
AN-905: Visual Analog Converter Evaluation Tool Version 1.0 User Manual (Rev. 0) ad9220
AN-835: Understanding High Speed ADC Testing and Evaluation (Rev. B) ad9220
AN-501: Aperture Uncertainty and ADC System Performance (Rev. A) ad9220
AN-282: Fundamentals of Sampled Data Systems ad1674
AN-756: Sampled Systems and the Effects of Clock Phase Noise and Jitter (Rev. 0) ad9220
AN-827: A Resonant Approach to Interfacing Amplifiers to Switched-Capacitor ADCs (Rev. 0) ad6655
AN-935: Designing an ADC Transformer-Coupled Front End (Rev. 0) ad9220
AN-742: Frequency Domain Response of Switched-Capacitor ADCs (Rev. B) ad7476
AN-345: Grounding for Low-and-High-Frequency Circuits ad9220
AN-835: 高速ADC测试和评估 (Rev. 0) ad9510
AN-1221: 使用ADF4002 PLL产生高速模数转换器所需的极低抖动编码(采样)时钟 (Rev. B) adf4002
AN-1142: 高速ADC PCB布局布线技巧 (Rev. 0) ad6655
AN-1142: Techniques for High Speed ADC PCB Layout (Rev. 0) ad6655
AN-282: 采样数据系统基本原理[中文版] (Rev. A) ad75019
AN-737: 如何用ADIsimADC完成ADC建模 (Rev. B) ad6642
AN-737: How ADIsimADC Models an ADC (Rev. B) ad9220
AN-827: 放大器与开关电容ADC接口的匹配方法[中文版] (Rev. 0) ad8351
AN-905: VisualAnalog™转换器评估工具1.0版用户手册 (Rev. 0) ad6655
AN-935: ADC变压器耦合前端设计[中文版] (Rev. 0) ad6655
AN-803: 利用引脚兼容高速ADC简化设计任务 (Rev. 0) ad6672
AN-803: Pin Compatible High Speed ADCs Simplify Design Tasks (Rev. 0) ad6672
AN-715: 走近IBIS模型:什么是IBIS模型?它们是如何生成的? (Rev. 0) ad6655
AN-715: A First Approach to IBIS Models: What They Are and How They Are Generated (Rev. 0) ad9220
AN-345: 低频和高频电路接地 ad9540
AN-756: 系统采样以及时钟相位噪声和抖动的影响[中文版] (Rev. 0) ad9540
AN-501: 孔径不确定度与ADC系统性能[中文版] (Rev. A) ad9540
AN-741: Little Known Characteristics of Phase Noise (Rev. 0) ad9221
AN-741: 鲜为人知的相位噪声特性 ad9540
CN-0096: High Frequency Variable Gain Amplifier Extends the Dynamic Range of... ad8331
CN-0003 adf4002
MS-2210:高速ADC的电源设计 ad9861