AD9518-0 6路输出时钟发生器,集成2.8 GHz VCO

AD9518-0*提供多路输出时钟分配功能,具有亚皮秒级抖动性能,并且片内集成锁相环(PLL)和电压控制振荡器(VCO)。 片内VCO的调谐频率范围为2.55 GHz至2.95 GHz。 也可以使用最高2.4 GHz的外部VCO/VCXO。

AD9518-0具有出色的低抖动和相位噪声特性,可极大地提升数据转换器的性能,并且也有利于其它相位噪声和抖动要求严苛的应用。

AD9518-0具有六路LVPECL输出(分为三组)。 LVPECL输出的工作频率可达1.6 GHz。

每对输出均有分频器,其分频比和粗调延迟(或相位)均可以设置。 LVPECL输出的分频范围为1至32。

AD9518-0提供48引脚LFCSP封装,可以采用3.3 V单电源供电。采用外部VCO时,需要更宽的电压范围, 可通过将电荷泵电源(VCP)与5.5 V电压相连来实现。 独立的LVPECL电源可以为2.375 V至3.6 V。 AD9518-0的额定工作温度范围为−40°C至+85°C工业温度范围。

应用
  • 低抖动、低相位噪声时钟分配
  • 10/40/100 Gb/s网络线路卡,包括SONET、同步以太网、OTU2/3/4
  • 前向纠错(G.710)
  • 为高速ADC、DAC、DDS、DDC、DUC、MxFE提供时钟
  • 高性能无线收发器
  • 自动测试设备(ATE)和高性能仪器仪表

* AD9518泛指AD9518系列的所有器件。 但是,使用AD9518-0时,它仅指AD9518系列的该特定器件。

产品特点和性能优势
  • 片内VCO的调谐频率范围为2.55 GHz至2.95 GHz
  • 可选外部VCO/VCXO,最高达2.4 GHz
  • 1路差分或2路单端基准输入
  • 基准监控功能
  • 自动/手动基准电压源切换/保持模式
  • 自动从保持模式恢复
  • 接受最高250 MHz的基准频率
  • 可编程PFD路径延迟
  • 可选数字或模拟时钟检测
  • 三对1.6 GHz LVPECL输出
    每对共用1至32分频器和粗调相位延迟
    加性输出抖动:225 fS 均方根值
    通道间偏斜成对输出小于10 ps
  • 上电时所有输出自动同步
  • 可以根据需要手动同步多路输出
  • 串行控制端口
  • 48引脚LFCSP封装
时钟与定时
射频和微波
AD9587-x IBIS Models
数据手册
文档备注
AD9518-0: 6-Output Clock Generator with Integrated 2.8 GHz VCO Data Sheet (Rev. C)PDF 1382 kB
应用笔记
文档备注
AN-0974: Multicarrier TD-SCMA FeasibilityPDF 634 kB
AN-835: Understanding High Speed ADC Testing and Evaluation (Rev. B)PDF 985 kB
AN-501: Aperture Uncertainty and ADC System Performance (Rev. A)PDF 227 kB
AN-756: Sampled Systems and the Effects of Clock Phase Noise and Jitter (Rev. 0)PDF 291.7 K
AN-769: Generating Multiple Clock Outputs from the AD9540 (Rev. 0)PDF 0
AN-939: Super-Nyquist Operation of the AD9912 Yields a High RF Output Signal (Rev. 0)PDF 221 kB
AN-837: DDS-Based Clock Jitter Performance vs. DAC Reconstruction Filter Performance (Rev. 0)PDF 313 kB
AN-823: Direct Digital Synthesizers in Clocking Applications Time (Rev. 0)PDF 115 kB
AN-927: Determining if a Spur is Related to the DDS/DAC or to Some Other Source (For Example, Switching Supplies) (Rev. 0)PDF 170 kB
AN-835: 高速ADC测试和评估 (Rev. 0)PDF 1916 kB
AN-769: 基于AD9540产生多时钟输出 (Rev. 0)PDF 130 kB
AN-0974: TD-SCMA多载波系统可行性研究 (Rev. 0)PDF 772 kB
AN-873: ADF4xxx系列PLL频率合成器的锁定检测 (Rev. 0)PDF 0
AN-939: 利用AD9912的超奈奎斯特频率操作得到高RF输出信号 (Rev. 0)PDF 0
AN-927: 确定杂散来源是DDS/DAC还是其他器件(例如开关电源)[中文版] (Rev. 0)PDF 234 kB
AN-837: 基于DDS的时钟抖动性能与DAC重构滤波器性能的关系[中文版] (Rev. 0)PDF 416 kB
AN-873: Lock Detect on the ADF4xxx Family of PLL Synthesizers (Rev. 0)PDF 207 kB
AN-823: 时钟应用中的直接数字频率合成器[中文版] (Rev. 0)PDF 303 kB
AN-756: 系统采样以及时钟相位噪声和抖动的影响[中文版] (Rev. 0)PDF 808 kB
AN-501: 孔径不确定度与ADC系统性能[中文版] (Rev. A)PDF 227 kB
AN-741: Little Known Characteristics of Phase Noise (Rev. 0)PDF 1679 kB
AN-741: 鲜为人知的相位噪声特性PDF 359 kB
用户手册
文档备注
UG-075:AD9516-x、AD9517-x和AD9518-x评估板用户指南PDF 1089 kB
UG-075: AD9516-x, AD9517-x, and AD9518-x Evaluation Board User GuidePDF 1089 kB
订购信息
产品型号封装包装数量温度范围美金报价 100-499美金报价 1000+RoHS
AD9518-0ABCPZ 量产48 ld LFCSP (7x7x.85 w/5.5mm EP)OTH 260-40 至 85至6.735.72Y
AD9518-0ABCPZ-RL7 量产48 ld LFCSP (7x7x.85 w/5.5mm EP)REEL 750-40 至 85至05.72Y
AD9518-0BCPZ 停产48 ld LFCSP 7x7mm (5.1EP)OTH 26000Y
AD9518-0BCPZ-REEL7 停产48 ld LFCSP 7x7mm (5.1EP)REEL 75000Y
参考资料
AD9518-0: 6-Output Clock Generator with Integrated 2.8 GHz VCO Data Sheet (Rev. C) ad9518-0
AD9518-x (All Models/All Speed Grades) ad9518-0
AN-0974: Multicarrier TD-SCMA Feasibility ad6655
AN-835: Understanding High Speed ADC Testing and Evaluation (Rev. B) ad9220
AN-501: Aperture Uncertainty and ADC System Performance (Rev. A) ad9220
AN-756: Sampled Systems and the Effects of Clock Phase Noise and Jitter (Rev. 0) ad9220
AN-769: Generating Multiple Clock Outputs from the AD9540 (Rev. 0) ad9540
AN-939: Super-Nyquist Operation of the AD9912 Yields a High RF Output Signal (Rev. 0) ad9540
AN-837: DDS-Based Clock Jitter Performance vs. DAC Reconstruction Filter Performance (Rev. 0) ad9856
AN-823: Direct Digital Synthesizers in Clocking Applications Time (Rev. 0) ad9856
AN-927: Determining if a Spur is Related to the DDS/DAC or to Some Other Source (For Example, Switching Supplies) (Rev. 0) ad9540
AN-835: 高速ADC测试和评估 (Rev. 0) ad9510
AN-769: 基于AD9540产生多时钟输出 (Rev. 0) ad9540
AN-0974: TD-SCMA多载波系统可行性研究 (Rev. 0) ad8376
AN-873: ADF4xxx系列PLL频率合成器的锁定检测 (Rev. 0) ad9540
AN-939: 利用AD9912的超奈奎斯特频率操作得到高RF输出信号 (Rev. 0) ad9540
AN-927: 确定杂散来源是DDS/DAC还是其他器件(例如开关电源)[中文版] (Rev. 0) ad9540
AN-837: 基于DDS的时钟抖动性能与DAC重构滤波器性能的关系[中文版] (Rev. 0) ad9540
AN-873: Lock Detect on the ADF4xxx Family of PLL Synthesizers (Rev. 0) ad9540
AN-823: 时钟应用中的直接数字频率合成器[中文版] (Rev. 0) ad9540
AN-756: 系统采样以及时钟相位噪声和抖动的影响[中文版] (Rev. 0) ad9540
AN-501: 孔径不确定度与ADC系统性能[中文版] (Rev. A) ad9540
AN-741: Little Known Characteristics of Phase Noise (Rev. 0) ad9221
AN-741: 鲜为人知的相位噪声特性 ad9540
UG-075: AD9516-x, AD9517-x, and AD9518-x Evaluation Board User Guide ad9516-0
RF Source Booklet adf9010