AD9575 双路输出网络时钟发生器

AD9575是一款高度集成的双路输出时钟发生器,包括一个针对网络定时而优化的片内PLL内核。整数N分频PLL设计基于ADI公司成熟的高性能、低抖动频率合成器系列,可实现线路卡的最高性能。对相位噪声和抖动要求苛刻的其它应用也能受益于该器件。                  应用

PLL部分由低噪声鉴频鉴相器(PFD)、精密电荷泵、低相位噪声压控振荡器(VCO)和引脚可选的反馈与输出分频器组成。通过连接一个外部晶振,可以将常用的网络输出频率锁定至输入参考。输出分频比和反馈分频比可针对所要求的输出速率,通过引脚进行编程。无需外部环路滤波器,从而节省宝贵的设计时间和电路板空间。

AD9575提供16引脚、4.4 mm × 5.0 mm TSSOP封装,可以采用3.3 V单电源供电。温度范围为−40°C至+85°C。

产品特点和性能优势
  • 完全集成的VCO/PLL内核
  • 均方根抖动:0.39 ps(12 kHz至20 MHz,156.25 MHz)
  • 均方根抖动:0.15 ps(1.875 MHz至20 MHz,156.25 MHz)
  • 均方根抖动:0.40 ps(12 kHz至20 MHz,106.25 MHz)
  • 均方根抖动:0.15 ps(637 kHz至10 MHz,106.25 MHz)
  • 输入晶振频率:19.44 MHz、25 MHz或25.78125 MHz
  • 针对33.33 MHz、62.5 MHz、
    100 MHz, 106.25 MHz, 125 MHz, 155.52 MHz, 156.25 MHz,
    159.375 MHz, 161.13 MHz, 和312.5 MHz输出,提供引脚可选的分频比
  • LVDS/LVPECL/LVCMOS输出格式
  • 集成环路滤波器
  • 4.4 mm × 5.0 mm TSSOP封装,节省空间
  • 欲了解更多特性,请参考数据手册
时钟与定时
射频和微波
数据手册
文档备注
AD9575: Network Clock Generator, Two Outputs Data Sheet (Rev. A)PDF 309 kB
订购信息
产品型号封装包装数量温度范围美金报价 100-499美金报价 1000+RoHS
AD9575ARUZLVD 量产16 ld TSSOPOTH 96-40 至 85至4.53.83Y
AD9575ARUZPEC 量产16 ld TSSOPOTH 96-40 至 85至4.53.83Y
评估板
产品型号描述美金报价RoHS
AD9575-EVALZ-LVDEvaluation Board581.9Y
AD9575-EVALZ-PECEvaluation Board581.9Y
AD9575: Network Clock Generator, Two Outputs Data Sheet (Rev. A) ad9575