AD9772A 14位、160 MSPS TxDAC+®数模转换器,内置2x插值滤波器

AD9772A是一款单电源、过采样、14位数模转换器(DAC),专门针对要求具有出色动态范围的基带或中频波形重构应用进行了优化。它采用先进的CMOS工艺制造,集成一个完整低失真14位DAC、一个2×数字插值滤波器和时钟乘法器。片内锁相环(PLL)时钟乘法器为数字滤波器和14位DAC提供所有必要的时钟。灵活的差分时钟输入可以连接一个单端或差分时钟驱动器,以便获得最佳抖动性能。通信传输通道 W-CDMA基站、多载波基站、 直接中频合成、宽带电缆系统 仪器仪表

对于基带应用,该2×数字插值滤波器可提供低通响应,因此模拟重构滤波器的复杂度可降低三倍。将输入数据速率乘以系数2,同时将上部带内原始镜像抑制73 dB以上即可实现这一目的。对于直接中频应用,可以对2×数字插值滤波器响应重新配置,以便选择上部带内镜像(即高通响应),同时抑制原始基带镜像。为提高直接中频应用中较高中频镜像的信号电平及其通带平坦度,AD9772A还提供一个零填充选项,通过插入中量程数据样本,使2×插值滤波器处理之后的数据以系数2进行上采样。

AD9772A可以重构带宽最高为67.5 MHz的满量程波形,同时以160 MSPS的输入数据速率工作。14位DAC提供差分电流输出,以支持差分或单端应用。

分段电流源架构与专有开关技术相结合,可减小杂散分量,并增强了动态性能。两路电流输出之间匹配可确保在差分输出配置中获得增强的动态性能。差分电流输出可以馈入一个变压器或差分运算放大器拓扑结构,以利用适当的电阻负载获得单端输出电压。

片内带隙基准电压源和控制放大器经过配置,可获得最高的精度和灵活性。AD9772A可以由片内基准电压驱动,也可以由各种不同的外部基准电压驱动。其满量程电流可以在2 mA至20 mA范围内调节,从而进一步提供增益范围调整能力。

AD9772A采用48引脚LQFP封装,额定温度范围为–40°C至+85°C工业温度范围。

数据手册,Rev. C,2/08

产品特点和性能优势
  • 3.1 V至3.5 V单电源
  • 14位DAC分辨率和输入数据宽度
  • 输入数据速率:160 MSPS
  • 重构通带:67.5 MHz (160 MSPS)
  • 无杂散动态范围(SFDR):74 dBc (25 MHz)
  • 功耗:250 mW,13 mW(省电模式)
  • 48引脚LQFP封装
  • 欲了解更多信息,请参考数据手册
数模转换器 (DAC)
AD9772A IBIS Models
数据手册
文档备注
AD9772A: 14-Bit, 160 MSPS TxDAC+® with 2 X Interpolation Filter Data Sheet (Rev. C)PDF 1034 kB
应用笔记
文档备注
AN-808: CDMA2000多载波系统可行性研究 (Rev. 0)PDF 0
AN-237: Choosing DACs for Direct Digital SynthesisPDF 1156 kB
AN-595: Understanding Pin Compatibility in the TxDAC® Line of High Speed D/A Converters (Rev. 0)PDF 36 kB
AN-642: Coupling a Single-Ended Clock Source to the Differential Clock Input of Third-Generation TxDAC® and TxDAC+® Products (Rev. 0)PDF 479 kB
AN-237: 放大器直接数字频率合成的DAC选型器应用漫谈 (Rev. 0)PDF 1156 kB
AN-642: 将单端时钟源耦合至第三代TxDAC®和TxDAC+®产品的差分时钟输入端 (Rev. 0)PDF 297 kB
AN-808: Multicarrier CDMA2000 Feasibility (Rev. 0)PDF 1535 kB
AN-808: Multicarrier CDMA2000 Feasibility (Rev. 0)PDF 1535 kB
AN-912: 用平衡电流输出DAC驱动中心抽头变压器[中文版] (Rev. 0)PDF 363 kB
AN-912: Driving a Center-Tapped Transformer with a Balanced Current-Output DAC (Rev. 0)PDF 246 kB
AN-320A: CMOS Multiplying DACs and Op Amps Combine to Build Programmable Gain Amplifier, Part 1PDF 1295 kB
AN-595: 了解TxDAC®系列高速DAC的引脚兼容性[中文版] (Rev. 0)PDF 183 kB
AN-137: A Digitally Programmable Gain and Attenuation Amplifier DesignPDF 52 kB
订购信息
产品型号封装包装数量温度范围美金报价 100-499美金报价 1000+RoHS
AD9772AASTZ 量产48 ld LQFPOTH 250-40 至 85至17.815.13Y
AD9772AASTZRL 量产48 ld LQFPREEL 2000-40 至 85至015.13Y
参考资料
AD9772A: 14-Bit, 160 MSPS TxDAC+® with 2 X Interpolation Filter Data Sheet (Rev. C) ad9772a
AD9772AAST ad9772a
AN-808: CDMA2000多载波系统可行性研究 (Rev. 0) adl5330
AN-237: Choosing DACs for Direct Digital Synthesis ad9856
AN-595: Understanding Pin Compatibility in the TxDAC® Line of High Speed D/A Converters (Rev. 0) ad9760
AN-642: Coupling a Single-Ended Clock Source to the Differential Clock Input of Third-Generation TxDAC® and TxDAC+® Products (Re ad9751
AN-237: 放大器直接数字频率合成的DAC选型器应用漫谈 (Rev. 0) ad9540
AN-642: 将单端时钟源耦合至第三代TxDAC®和TxDAC+®产品的差分时钟输入端 (Rev. 0) ad9751
AN-808: Multicarrier CDMA2000 Feasibility (Rev. 0) ad9863
AN-912: 用平衡电流输出DAC驱动中心抽头变压器[中文版] (Rev. 0) ad7524
AN-912: Driving a Center-Tapped Transformer with a Balanced Current-Output DAC (Rev. 0) ad7524
AN-320A: CMOS Multiplying DACs and Op Amps Combine to Build Programmable Gain Amplifier, Part 1 ad7524
AN-595: 了解TxDAC®系列高速DAC的引脚兼容性[中文版] (Rev. 0) ad9760
AN-137: A Digitally Programmable Gain and Attenuation Amplifier Design ad7524
Digital to Analog Converters ICs Solutions Bulletin ad5590