ADCLK854 1.8 V、12 LVDS/24 CMOS输出的低功耗时钟扇出缓冲器

ADCLK854是一款针对低抖动和低功耗优化的1.2 GHz/250 MHz LVDS/CMOS扇出缓冲器。可配置为12 LVDS至24 CMOS输出,包括LVDS和CMOS输出的组合。三条控制线路用于确定固定模块输出(三组,每组三个)是LVDS输出还是CMOS输出。

ADCLK854具有两个可选的输入以及睡眠模式特性。IN_SEL引脚状态确定哪个输入扇出至所有的输出。SLEEP引脚使能睡眠模式以关断器件电源。

输入接受各种单端和差分逻辑电平,包括LVPECL、LVDS、HSTL、CML和CMOS。表8提供用于各类连接的接口选项。

这款器件采用48引脚LFCSP封装,工作温度范围为−40℃至+85℃的标准工业温度范围。

产品特点和性能优势
  • 2个可选差分输入
  • LVDS/CMOS可选输出
  • 多达12 LVDS(1.2 GHz)或者24 CMOS(250 MHz)的输出
  • 每通道功耗:<12 mW(工作频率为100 MHz)
  • 综合抖动:54 fs(12 kHz至20 MHz)
  • 附加宽带抖动:100 fs
  • 传播延迟:2.0 ns(LVDS)
  • 输出上升/下降时间:135 ps(LVDS)
  • 输出至输出偏斜:70 ps(LVDS)
  • 睡眠模式
  • 引脚可编程控制
  • 1.8 V电源
  • 时钟与定时
    射频和微波
    ADCLK854 IBIS Models
    参考电路
    数据手册
    文档备注
    ADCLK854: 1.8 V, 12-LVDS/24-CMOS Output, Low Power Clock Fanout Buffer Data Sheet (Rev. 0)PDF 542 kB
    应用笔记
    文档备注
    AN-1217: 采用引脚可编程输出频率、输出逻辑电平和扇出的时钟分配电路 (Rev. B)PDF 203 kB
    AN-1217: Clock Distribution Circuit with Pin-Programmable Output Frequency, Output Logic Levels, and Fanout (Rev. B)PDF 203 kB
    用户手册
    文档备注
    UG-070评估板用户指南PDF 217 kB
    UG-070 Evaluation Board User GuidePDF 217 kB
    订购信息
    产品型号封装包装数量温度范围美金报价 100-499美金报价 1000+RoHS
    ADCLK854BCPZ 量产48 ld LFCSP (7x7x.85mm w/2.8mm Pad)OTH 260-40 至 85至5.594.75Y
    ADCLK854BCPZ-REEL7 量产48 ld LFCSP (7x7x.85mm w/2.8mm Pad)REEL 750-40 至 85至5.594.75Y
    评估板
    产品型号描述美金报价RoHS
    ADCLK854/PCBZEvaluation Board190Y
    参考资料
    ADCLK854: 1.8 V, 12-LVDS/24-CMOS Output, Low Power Clock Fanout Buffer Data Sheet (Rev. 0) adclk854
    ADCLK854 LVDS IBIS Model, Ver 3.2 adclk854
    ADCLK854 CMOS IBIS Model, Ver 3.2 adclk854
    CN0152 设计和集成文件 adclk854
    AN-1217: 采用引脚可编程输出频率、输出逻辑电平和扇出的时钟分配电路 (Rev. B) adclk854
    AN-1217: Clock Distribution Circuit with Pin-Programmable Output Frequency, Output Logic Levels, and Fanout (Rev. B) adclk854
    UG-070 Evaluation Board User Guide adclk854
    MT-008: 将振荡器相位噪声转换为时间抖动 adclk905
    RF Source Booklet adf9010
    Digital-to-Analog Converter ICs Solutions Bulletin, Volume 10, Issue 1 adclk905
    CN-0152 adclk854