ADN4670 可编程低压1:10 LVDS时钟驱动器

ADN4670是一款低压差分信号(LVDS)时钟驱动器,可以将一路差分时钟输入信号扩展为十路差分时钟输出。这款器件可以通过简单的串行接口进行编程,以便选择两路时钟输入之一(CLK0/CLK0 或CLK1/CLK1) ,以及使能或禁用(三态)任何一路差分输出(Q0/Q0至Q9/Q9) 。ADN4670设计用于50 Ω传输线路环境。 应用 时钟分配网络

当使能输入EN为高电平时,可以通过将11个数据位输入移位寄存器中来实现对器件的编程。前10位决定哪些输出使能(0 = 禁用,1 = 使能),第11位选择时钟输入(0 = CLK0,1 = CLK1)。第12个时钟脉冲将数据从移位寄存器传输到控制寄存器。

ADN4670的额定温度范围为工业温度范围,提供32引脚LFCSP封装。

产品特点和性能优势
  • 低输出偏斜:<30 ps(典型值)
  • 从1路差分时钟输入提供10路LVDS时钟输出
  • 可编程:可以选择两路差分时钟输入之一(CLK0或CLK1),以及使能或禁用各路差分时钟输出
  • 信号速率最高达1.1 GHz(典型值)
  • 电源电压范围:2.375 V至2.625 V
  • 差分输入阈值:±100 mV
  • 轨到轨输入共模范围
  • 掉电期间I/O引脚具有故障安全特性: VDD = 0 V
  • 提供32引脚LFCSP封装
  • 工业温度范围:−40℃至+85℃
接口和隔离
射频和微波
时钟与定时
数据手册
文档备注
ADN4670: Programmable Low Voltage 1:10 LVDS Clock Driver (Rev. A)PDF 164 kB
应用笔记
文档备注
AN-1179: Junction Temperature Calculation for Analog Devices RS-485/RS-422, CAN, and LVDS/M-LVDS Transceivers (Rev. A)PDF 156.87 K
AN-1177: LVDS and M-LVDS Circuit Implementation Guide (Rev. 0)PDF 586 kB
AN-1176:二进制.Bxl文件格式的元件尺寸和符号 (Rev. 0)PDF 671 kB
AN-1176: Component Footprints and Symbols in the Binary .Bxl File Format (Rev. 0)PDF 671 kB
AN-1177: LVDS和M-LVDS电路实施指南 (Rev. 0)PDF 542 kB
订购信息
产品型号封装包装数量温度范围美金报价 100-499美金报价 1000+RoHS
ADN4670BCPZ 量产32 ld LFCSP (5x5mm) w/3.1mm exposed padOTH 490-40 至 85至5.464.75Y
ADN4670BCPZ-REEL7 量产32 ld LFCSP (5x5mm) w/3.1mm exposed padREEL 1500-40 至 85至04.75Y
ADN4670BSTZ 量产32 ld LQFP (7x7mm)OTH 250-40 至 85至5.464.75Y
ADN4670BSTZ-REEL7 量产32 ld LQFP (7x7mm)REEL 500-40 至 85至04.75Y
ADN4670: Programmable Low Voltage 1:10 LVDS Clock Driver (Rev. A) adn4670
AN-1179: Junction Temperature Calculation for Analog Devices RS-485/RS-422, CAN, and LVDS/M-LVDS Transceivers (Rev. A) adn4670
AN-1177: LVDS and M-LVDS Circuit Implementation Guide (Rev. 0) adn4670
AN-1176:二进制.Bxl文件格式的元件尺寸和符号 (Rev. 0) adn4670
AN-1176: Component Footprints and Symbols in the Binary .Bxl File Format (Rev. 0) adn4670
AN-1177: LVDS和M-LVDS电路实施指南 (Rev. 0) adn4670