ADP5024 双通道、3 MHZ、1,200 MA降压调节器和300 MA LDO

适用于处理器、ASIC、FPGA和RF芯片组的电源 便携式仪器仪表和医疗设备 空间受限器件

ADP5024在一个24引脚4 mm × 4 mm小型LFCSP封装中集成了两个高性能降压调节器和一个低压差调节器(LDO),可满足严苛的性能和电路板空间要求。

降压调节器的高开关频率支持小型多层外部器件,并使电路板空间降至最小。当MODE引脚设置为高电平时,降压调节器以强制PWM模式工作。当MODE引脚设置为低电平时,如果负载电流高于预定义阈值,则降压调节器以PWM模式工作;当负载电流降至预定义阈值以下时,调节器以省电模式(PSM)工作,以便改善轻负载效率。

为降低输入电容要求,两个降压器以错相工作。LDO的低静态电流、低压差和宽输入电压范围可延长便携式设备的电池使用时间。在频率高达10 kHz时,ADP5024 LDO能保持60 dB以上的电源抑制性能,而所需的电压裕量则很低。

ADP5024中的调节器通过专用使能引脚激活。可调版本的默认输出电压可以在外部设置,固定电压版本的默认输出电压则可在工厂编程设置;预设值范围广泛。

产品特点和性能优势
  • 主要输入电压范围:2.3 V至5.5 V
  • 两个1200 mA降压调节器和一个300 mA LDO
  • 24引脚4 mm × 4 mm LFCSP封装
  • 调节器精度: ±1.8%
  • 工厂编程设置或外部可调的VOUTx
  • 3 MHz降压工作,支持强制PWM模式和自动PWM/PSM模式
  • BUCK1/BUCK2:输出电压范围0.8 V至3.8 V
  • LDO:输出电压范围0.8 V至4.75 V
  • LDO:低输入电源电压范围1.7 V至5.5 V
  • LDO:高PSRR、低输出噪声
电源管理
设计工具
数据手册
文档备注
ADP5024: Dual 3 MHz, 1200 mA Buck Regulators with One 300 mA LDO Data Sheet (Rev. E)PDF 926 kB
用户手册
文档备注
• UG-271:ADP5023/ADP5024/ADP5034/ADP5037微型电源管理单元(PMU)评估板 (pdf, 442 kB)PDF 442 kB
UG-271: Evaluation Board for the ADP5023/ADP5024/ADP5034/ADP5037 Micro Power Management Unit (PMU)PDF 442 kB
订购信息
产品型号封装包装数量温度范围美金报价 100-499美金报价 1000+RoHS
ADP5024ACPZ-1-R7 量产24 ld LFCSP (4x4x.75mm w/2.10mm EP) REEL 1500-40 至 125至01.79Y
ADP5024ACPZ-2-R7 量产24 ld LFCSP (4x4x.75mm w/2.10mm EP) REEL 1500-40 至 125至01.79Y
ADP5024ACPZ-R2 量产24 ld LFCSP (4x4x.75mm w/2.10mm EP) REEL 250-40 至 125至00Y
ADP5024ACPZ-R7 量产24 ld LFCSP (4x4x.75mm w/2.10mm EP) REEL 1500-40 至 125至01.79Y
评估板
产品型号描述美金报价RoHS
ADP5024CP-EVALZEvaluation Board49Y
参考资料
ADP5024: Dual 3 MHz, 1200 mA Buck Regulators with One 300 mA LDO Data Sheet (Rev. E) adp5024
5V uPMU BuckDesigner adp5033
UG-271: Evaluation Board for the ADP5023/ADP5024/ADP5034/ADP5037 Micro Power Management Unit (PMU) adp5034
Integrated, High Power Solutions for Xilinx FPGAs adp5025
Integrated Power Solutions for Altera FPGAs adp5025