74ALVCH16646DGG: 16位收发器/寄存器(三态)

74ALVCH16646由带三态输出的16位非反相总线收发器电路、D类触发器以及从内置寄存器直接进行数据多路复用发送的控制电路组成。相应的时钟(CPAB或CPBA)变为高逻辑电平时,总线A或总线B的数据将被时钟输入到内置寄存器。提供输出使能(OE)和方向(DIR)引脚来控制收发器功能。在收发器模式下,高阻抗端口处的数据可能存储在寄存器A或寄存器B内,或同时存储在这两者内。选择源输入(SAB和SBA)可多路复用存储的数据和实时(透明模式)数据。方向(DIR)输入可确定当OE为有源(低电平)时哪条总线将接收数据。在隔离模式(OE = 高电平)下,总线A的数据可能存储在寄存器B内,和/或总线B的数据可能存储在寄存器A内。

禁用输出功能时,输入功能仍然处于启用状态,并可用于存储和发送数据。每次仅能驱动总线A和总线B中的一条总线。

为确保上电或掉电期间的高阻抗状态,OE应当通过上拉电阻保持在VCC;电阻的最小值由驱动器的灌电流或源电流能力来确定。

其提供有源总线保持电路,可将闲置或浮动数据输入保持在有效逻辑电平。

74ALVCH16646DGG: 产品结构框图
Outline 3d SOT364-1
数据手册 (1)
名称/描述Modified Date
16-bit transceiver/register (3-state) (REV 2.0) PDF (92.0 kB) 74ALVCH16646 [English]14 Mar 2014
应用说明 (5)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
Package lead inductance considerations in high-speed applications (REV 1.0) PDF (43.0 kB) AN212 [English]13 Mar 2013
Ground and VCC Bounce of High-Speed Integrated Circuits (REV 1.0) PDF (25.0 kB) AN223 [English]13 Mar 2013
Live Insertion Aspects of Philips Logic Families (REV 1.0) PDF (73.0 kB) AN252 [English]13 Mar 2013
Interfacing 3 Volt and 5 Volt Applications (REV 1.0) PDF (63.0 kB) AN240 [English]15 Sep 1995
手册 (3)
名称/描述Modified Date
Low voltage CMOS family - LVC (REV 1.0) PDF (2.6 MB) 75017668 [English]10 Jul 2015
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
选型工具指南 (2)
名称/描述Modified Date
ロジック製品セレクションガイド... (REV 1.0) PDF (38.3 MB) LOGIC_SELECTION_GUIDE_2015_JP [English]19 Nov 2015
Logic selection guide 2016 (REV 1.1) PDF (15.3 MB) 75017285 [English]08 Jan 2015
封装信息 (1)
名称/描述Modified Date
plastic thin shrink small outline package; 56 leads; body width 6.1 mm (REV 1.0) PDF (506.0 kB) SOT364-1 [English]08 Feb 2016
包装 (1)
名称/描述Modified Date
TSSOP56; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or... (REV 4.0) PDF (248.0 kB) SOT364-1_118 [English]15 Apr 2013
支持信息 (1)
名称/描述Modified Date
Footprint for wave soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-WAVE [English]08 Oct 2009
IBIS
订购信息
型号状态FamilyVCC (V)功能Logic switching levels说明Package versionOutput drive capabilitytpd (ns)No of bitsfmax (MHz)Power dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74ALVCH16646DGGActiveALVC1.65 - 3.6TransceiversTTL16-bit registered transceiver with bus hold (3-state)SOT364-1+/- 242.616150low9321.0TSSOP5656
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
74ALVCH16646DGGSOT364-1SSOP-TSSOP-VSO-WAVETube in DrypackActive74ALVCH16646DGGS (9352 624 21512)ALVCH1664674ALVCH16646DGGAlways Pb-free123.83.872.58E811
Reel 13" Q1/T1 in DrypackActive74ALVCH16646DGGY (9352 624 21518)ALVCH1664674ALVCH16646DGGAlways Pb-free123.83.872.58E811
Bulk PackDiscontinued74ALVCH16646DGG,11 (9352 624 21112)ALVCH1664674ALVCH16646DGGweek 2, 2006123.83.872.58E811
16-bit transceiver/register (3-state) 74ALVCH16646DGG
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
Package lead inductance considerations in high-speed applications 74LVC_H_245A_Q100
Ground and VCC Bounce of High-Speed Integrated Circuits 74ALVC164245DGG-Q100
Live Insertion Aspects of Philips Logic Families 74HC_T_245_Q100
Interfacing 3 Volt and 5 Volt Applications 74LVC377PW
Low voltage CMOS family - LVC 74LVC_H_245A_Q100
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
ロジック製品セレクションガイド... 74LVC_H_245A_Q100
Logic selection guide 2016 74LVC_H_245A_Q100
TSSOP56; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or... pcf8576d_automotive
alvch16646 IBIS model 74ALVCH16646DGG
plastic thin shrink small outline package; 56 leads; body width 6.1 mm pcf8576d_automotive
SSOP-TSSOP-VSO-WAVE LPC1114FDH28
74ALVCH16646DGG
74LVT16652A