74AUP1T97GF: 低功耗可配置门,带电压电平转换器

74AUP1T97提供低功耗、低电压的可配置逻辑门功能。输出状态由3位输入的八种模式确定。用户可以选择逻辑功能MUX、AND、OR、NAND、NOR、反相器和缓冲器。所有输入都可连接到VCC或GND。

该器件可确保整个2.3 V至3.6 V VCC范围内的极低静态和动态功耗。

74AUP1T97针对逻辑电平转换应用设计,具有可接受1.8 V低压CMOS信号的输入切换电平,采用2.5 V或3.3 V单电源电压。

电池电压从3.6 V降至2.3 V时,宽电源电压范围可确保正常运行。

该器件完全适合使用IOFF的局部掉电应用。IOFF电路可禁用输出,防止掉电时破坏性回流电流通过该器件。

施密特触发器输入使电路容许整个VCC范围内较慢的输入上升和下降时间。

74AUP1T97GF: 产品结构框图
Outline 3d SOT891
数据手册 (1)
名称/描述Modified Date
Low-power configurable gate with voltage-level translator (REV 5.0) PDF (230.0 kB) 74AUP1T97 [English]17 Sep 2015
应用说明 (2)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
PicoGate Logic footprints (REV 1.0) PDF (87.0 kB) AN10161 [English]30 Oct 2002
手册 (2)
名称/描述Modified Date
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
选型工具指南 (2)
名称/描述Modified Date
ロジック製品セレクションガイド... (REV 1.0) PDF (38.3 MB) LOGIC_SELECTION_GUIDE_2015_JP [English]19 Nov 2015
Logic selection guide 2016 (REV 1.1) PDF (15.3 MB) 75017285 [English]08 Jan 2015
封装信息 (1)
名称/描述Modified Date
XSON6: plastic extremely thin small outline package; no leads; 6 terminals; body 1 x 1 x 0.5 mm (REV 1.0) PDF (185.0 kB) SOT891 [English]08 Feb 2016
包装 (1)
名称/描述Modified Date
XSON6; reel pack; standard product orientation; 12NC ending 132 (REV 1.0) PDF (180.0 kB) SOT891_132 [English]26 Aug 2014
支持信息 (2)
名称/描述Modified Date
Reflow Soldering Profile (REV 1.0) PDF (34.0 kB) REFLOW_SOLDERING_PROFILE [English]30 Sep 2013
MAR_SOT891 Topmark (REV 1.0) PDF (51.0 kB) MAR_SOT891 [English]03 Jun 2013
Design Support
IBIS
订购信息
型号状态FamilyVCC (V)功能Logic switching levels说明类型Output drive capability (mA)Package versionVCC(A) (V)VCC(B) (V)tpd (ns)fmax (MHz)No of bitsPower dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74AUP1T97GFActiveAUP2.3 - 3.6Configurable multiple function gatesCMOSconfigurable gate with voltage level translationConfigurable gates+/- 1.9SOT8911.1 - 3.61.1 - 3.68.7701ultra low-40~1252906.5145XSON66
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期MSLMSL LF
74AUP1T97GFSOT891Reflow_Soldering_ProfileReel 7" Q1/T1, Q3/T4Active74AUP1T97GF,132 (9352 813 66132)5974AUP1T97GFAlways Pb-free11
Low-power configurable gate with voltage-level translator 74AUP1T97GX
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
PicoGate Logic footprints NX3L4684
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
ロジック製品セレクションガイド... 74LVC_H_245A_Q100
Logic selection guide 2016 74LVC_H_245A_Q100
MAR_SOT891 Topmark prtr5v0u2k
Demonstrate seven different logic functions 74AUP1T97GW
aup1t97 IBIS model 74AUP1T97GW
XSON6: plastic extremely thin small outline package; no leads; 6 terminals; body 1 x 1 x 0.5 mm prtr5v0u2k
Reflow_Soldering_Profile Wave_Soldering_Profile LPC1112FD20
XSON6; reel pack; standard product orientation; 12NC ending 132 prtr5v0u2k
74AUP1T97
BGU7003