74AUP1T97GX: 低功耗可配置门,带电压电平转换器

74AUP1T97提供低功耗、低电压的可配置逻辑门功能。输出状态由3位输入的八种模式确定。用户可以选择逻辑功能MUX、AND、OR、NAND、NOR、反相器和缓冲器。所有输入都可连接到VCC或GND。

该器件可确保整个2.3 V至3.6 V VCC范围内的极低静态和动态功耗。

74AUP1T97针对逻辑电平转换应用设计,具有可接受1.8 V低压CMOS信号的输入切换电平,采用2.5 V或3.3 V单电源电压。

电池电压从3.6 V降至2.3 V时,宽电源电压范围可确保正常运行。

该器件完全适合使用IOFF的局部掉电应用。IOFF电路可禁用输出,防止掉电时破坏性回流电流通过该器件。

施密特触发器输入使电路容许整个VCC范围内较慢的输入上升和下降时间。

sot1255_3d
数据手册 (1)
名称/描述Modified Date
Low-power configurable gate with voltage-level translator (REV 5.0) PDF (230.0 kB) 74AUP1T97 [English]17 Sep 2015
封装信息 (1)
名称/描述Modified Date
plastic thermal enhanced extremely thin small outline package; no leads;6 terminals; body 1.0 x 0.8 x 0.35 mm (REV 1.1) PDF (217.0 kB) SOT1255 [English]22 Apr 2016
包装 (1)
名称/描述Modified Date
X2SON6; Reel pack, SMD, 7" Q2/T3 standard product orientation Orderable part number ending ,147 or... (REV 3.0) PDF (202.0 kB) SOT1255_147 [English]20 Oct 2016
订购信息
型号状态VCC (V)Family类型Logic switching levels说明Output drive capability (mA)Package versionVCC(A) (V)tpd (ns)VCC(B) (V)fmax (MHz)No of bitsPower dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74AUP1T97GXActive2.3 - 3.6AUPConfigurable gatesCMOSconfigurable gate with voltage level translation+/- 1.9SOT12551.1 - 3.68.71.1 - 3.6701ultra low-40~125X2SON66
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期MSLMSL LF
74AUP1T97GXSOT1255Reel 7" Q2/T3Active74AUP1T97GXZ (9353 070 73147)Standard Marking74AUP1T97GXAlways Pb-free11
Low-power configurable gate with voltage-level translator 74AUP1T97GX
SOT1255 74AUP1G3208
Reel 7" Q2/T3 74AUP1G3208