74AVCH2T45GS: 双位双电源电压电平转换器/收发器;3态

74AVCH2T45是双位双电源收发器,可实现双向电平转换。该器件具有两个数据输入输出端口(nA和nB)、一个方向控制输入(DIR)和双电源针脚(VCC(A)和VCC(B))。VCC(A)和VCC(B)都可以是0.8 V和3.6 V之间的任何电压,因此该器件适用于任何低压节点(1.2 V、1.5 V、1.8 V、2.5 V和3.3 V)之间的转换。针脚nA和DIR以VCC(A)为基准,针脚nB以VCC(B)为基准。DIR上的高电平允许从nA传输到nB,而DIR上的低电平则允许从nB传输到nA。

该器件完全适合使用IOFF的局部掉电应用。IOFF电路可禁用输出,防止断电时任何破坏性回流电流通过该器件。在挂起模式下,只要VCC(A)或VCC(B)这两者之一处于GND电平,A和B就都处于高阻抗关断状态。

74AVCH2T45具有有源总线保持电路,提供该电路是为了使未使用的或浮动的数据输入保持在有效逻辑电平。该器件因此特性而无需外部上拉或下拉电阻。

sot1203_3d
数据手册 (1)
名称/描述Modified Date
Dual-bit, dual-supply voltage level translator/transceiver; 3-state (REV 6.0) PDF (237.0 kB) 74AVCH2T45 [English]03 Apr 2013
应用说明 (2)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
Live Insertion Aspects of Philips Logic Families (REV 1.0) PDF (73.0 kB) AN252 [English]13 Mar 2013
手册 (2)
名称/描述Modified Date
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
选型工具指南 (2)
名称/描述Modified Date
Application guide: Flat-panel TV sets (REV 2.1) PDF (3.2 MB) 75017085 [English]13 Mar 2012
Application guide; Portable devices and mobile handsets (REV 2.0) PDF (15.4 MB) 75017090 [English]13 Mar 2012
封装信息 (1)
名称/描述Modified Date
extremely thin small outline package; no leads; 8 terminals (REV 1.0) PDF (188.0 kB) SOT1203 [English]08 Feb 2016
包装 (1)
名称/描述Modified Date
Standard product orientation 12NC ending 115 (REV 1.0) PDF (88.0 kB) SOT1203_115 [English]03 Jul 2013
支持信息 (1)
名称/描述Modified Date
MAR_SOT1203 Topmark (REV 1.0) PDF (73.0 kB) MAR_SOT1203 [English]03 Jun 2013
IBIS
订购信息
型号状态Family功能VCC(A) (V)VCC(B) (V)说明Logic switching levelsPackage versionOutput drive capability (mA)tpd (ns)No of bitsPower dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74AVCH2T45GSActiveAVC(M)Level shifters/translators0.8 - 3.60.8 - 3.6dual-bit dual-supply voltage translating transceiver with bus hold (3-state)CMOS/LVTTLSOT1203+/- 122.12very low-40~12528011.5149XSON88
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期MSLMSL LF
74AVCH2T45GSSOT1203Reel 7" Q1/T1Active74AVCH2T45GS,115 (9352 927 94115)Standard Marking74AVCH2T45GSAlways Pb-free11
Dual-bit, dual-supply voltage level translator/transceiver; 3-state 74AVCH2T45GT
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
Live Insertion Aspects of Philips Logic Families 74HC_T_245_Q100
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
Application guide: Flat-panel TV sets mmbz33vcl
Application guide; Portable devices and mobile handsets pesd24vs1ul
MAR_SOT1203 Topmark 74AXP2T3407GS
74AVCH2T45 Ibis model 74AVCH2T45GT
SOT1203 74AXP2T3407GS
Reel 7" Q1/T1 74AXP2T3407GS
74LVC3G17