74LV138PW: 3至8线路解码器/解复用器;反相

74LV138是低压硅栅CMOS器件,与74HC138和74HCT138针脚和功能兼容。

74LV138是3至8线路解码器/解复用器。其接受三个二进制加权地址输入(A0、A1和A2),处于使能状态时提供八个互斥低电平有效输出(U0至Y7)。

有三个使能输入:两个低电平有效(E1和E2)和一个高电平有效(E3)。除非E1和E2为低电平且E3为高电平,否则每个输出都将是高电平。

该多路使能功能只需凭借四个74LV138器件和一个反相器, 即能将该器件轻松并行扩展为32选1(5线路至32线路)解码器。通过将某个低电平有效使能输入用作数据输入以及将剩下的使能输入用作选通,74LV138可用作一个八输出解复用器。未使用的使能输入必须恒定地连接到其相应的高电平或低电平有效状态。

74LV138PW: 产品结构框图
Outline 3d SOT403-1
数据手册 (1)
名称/描述Modified Date
3-to-8 line decoder/demultplexer; inverting (REV 4.0) PDF (185.0 kB) 74LV138 [English]04 Mar 2016
应用说明 (1)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
手册 (2)
名称/描述Modified Date
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
封装信息 (1)
名称/描述Modified Date
plastic thin shrink small outline package; 16 leads; body width 4.4 mm (REV 1.0) PDF (300.0 kB) SOT403-1 [English]08 Feb 2016
包装 (1)
名称/描述Modified Date
TSSOP16; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or... (REV 1.0) PDF (218.0 kB) SOT403-1_118 [English]08 Apr 2013
支持信息 (1)
名称/描述Modified Date
Footprint for wave soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-WAVE [English]08 Oct 2009
SPICE
订购信息
型号状态FamilyVCC (V)功能说明Logic switching levelsOutput drive capability (mA)Package versiontpd (ns)Power dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74LV138PWActiveLV1.0 - 5.5Decoders/demultiplexersinvertingTTL+/- 12SOT403-112low-40~1251152.243TSSOP1616
74LV138PW/GNo Longer Manufactured1.0 - 5.5TTL+/- 1212low-40~1251152.243TSSOP16
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
74LV138PWSOT403-1SSOP-TSSOP-VSO-WAVEReel 13" Q1/T1Active74LV138PW,118 (9351 743 90118)LV13874LV138PWweek 17, 2005144.910.239.78E711
Bulk PackActive74LV138PW,112 (9351 743 90112)LV13874LV138PWweek 17, 2005144.910.239.78E711
3-to-8 line decoder/demultplexer; inverting 74LV138PW
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
lv Spice model 74LV74PW
SOT403-1 LPC812M101JDH16
SSOP-TSSOP-VSO-WAVE LPC1114FDH28
Reel 13" Q1/T1 LPC812M101JDH16
74LVC138A
PCA9633