74LV4053DB: 三路2通道模拟多路复用器/解复用器

74LV4053是三路单刀双掷(SPDT)模拟开关,适用于模拟或数字多路复用器/解复用器。该低压硅栅CMOS器件与74HC4053和74HCT4053针脚和功能兼容。每个开关都具有一个数字选择输入(Sn)、两个独立输入/输出(nY0和nY1)和一个公共输入/输出(nZ)。全部三个开关都共用一个使能输入(E)。无论Sn如何,E上的高电平都使所有开关处于高阻抗关断状态。

VCC和GND是适合连接数字控制输入(Sn和E)的电源电压。VCC至GND的范围为1 V至6 V。模拟输入/输出(nY0至nY1和nZ)可在作为正极限的VCC和作为负极限的VEE之间波动。VCC- VEE不得超过6 V。对于作为数字多路复用器/解复用器的操作,VEE 连接到GND(通常为接地)。VEE和VSS是适合连接开关的电源电压。

74LV4053DB: 产品结构框图
Outline 3d SOT338-1
数据手册 (1)
名称/描述Modified Date
Triple single-pole double-throw analog switch (REV 6.0) PDF (291.0 kB) 74LV4053 [English]17 Mar 2016
应用说明 (1)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
手册 (2)
名称/描述Modified Date
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
封装信息 (1)
名称/描述Modified Date
plastic shrink small outline package; 16 leads; body width 5.3 mm (REV 1.0) PDF (306.0 kB) SOT338-1 [English]08 Feb 2016
支持信息 (2)
名称/描述Modified Date
Footprint for reflow soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-REFLOW [English]08 Oct 2009
Footprint for wave soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-WAVE [English]08 Oct 2009
SPICE
订购信息
型号状态FamilyConfiguration功能说明VCC (V)Package versionLogic switching levelsRON (Ohm)RON(FLAT) (Ohm)f(-3dB) (MHz)THD (%)Xtalk (dB)Power dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74LV4053DBActiveLVSPDT-ZAnalog switchestriple single-pole, double-throw analog switch1.0 - 6.0SOT338-1TTL150301800.4-60very low-40~12514842.0SSOP1616
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
74LV4053DBSOT338-1SSOP-TSSOP-VSO-REFLOW SSOP-TSSOP-VSO-WAVE
SSOP-TSSOP-VSO-REFLOW SSOP-TSSOP-VSO-WAVE
Reel 13" Q1/T1Active74LV4053DB,118 (9351 749 80118)LV405374LV4053DBweek 13, 2005144.910.239.78E711
Bulk PackActive74LV4053DB,112 (9351 749 80112)LV405374LV4053DBweek 13, 2005144.910.239.78E711
Triple single-pole double-throw analog switch 74LV4053PW
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
lv Spice model 74LV74PW
plastic shrink small outline package; 16 leads; body width 5.3 mm 74HC_T_595_Q100
Footprint for reflow soldering 74HC_T_595_Q100
SSOP-TSSOP-VSO-WAVE LPC1114FDH28
74LV4053
HEF4094B