74LV4060DB: 带振荡器的14级二进制纹波计数器

74LV4060是一款低压硅栅CMOS器件,其引脚和功能与74HC4060兼容;74HCT4060。

74LV4060是一款14级纹波进位计数器/分频器和振荡器,具有三个振荡器端子(RS、RTC和CTC)。它具有10个缓冲输出端(Q3至Q9和Q11至Q13)和一个覆盖异步主机复位(MR)。振荡器配置允许设计RC或晶体振荡器电路。振荡器可由输入RS时的外部时钟信号代替。在此情况下,保持振荡器引脚(RTC和CTC)浮空。

该计数器在RS负向跃迁时递增。MR为高电平将复位计数器(Q3至Q9和Q11至Q13 = 低电平),无论其他输入情况如何。

74LV4060DB: 产品结构框图
74LV4060DB: 应用结构框图
Outline 3d SOT338-1
数据手册 (1)
名称/描述Modified Date
14-stage binary ripple counter with oscillator (REV 4.0) PDF (237.0 kB) 74LV4060 [English]18 Mar 2016
应用说明 (1)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
手册 (2)
名称/描述Modified Date
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
封装信息 (1)
名称/描述Modified Date
plastic shrink small outline package; 16 leads; body width 5.3 mm (REV 1.0) PDF (306.0 kB) SOT338-1 [English]08 Feb 2016
支持信息 (2)
名称/描述Modified Date
Footprint for reflow soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-REFLOW [English]08 Oct 2009
Footprint for wave soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-WAVE [English]08 Oct 2009
订购信息
型号状态FamilyVCC (V)功能Output drive capability (mA)说明Package versionLogic switching levelstpd (ns)Power dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74LV4060DBActiveLV1.0 - 5.5Binary counters/timers+/- 614-stage binary ripple counter with oscillatorSOT338-1TTL29low-40~12514842.0SSOP1616
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
74LV4060DBSOT338-1SSOP-TSSOP-VSO-REFLOW SSOP-TSSOP-VSO-WAVE
SSOP-TSSOP-VSO-REFLOW SSOP-TSSOP-VSO-WAVE
Reel 13" Q1/T1Active74LV4060DB,118 (9351 660 80118)LV406074LV4060DBweek 13, 2005144.910.239.78E711
Bulk PackActive74LV4060DB,112 (9351 660 80112)LV406074LV4060DBweek 13, 2005144.910.239.78E711
14-stage binary ripple counter with oscillator 74LV4060PW
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
plastic shrink small outline package; 16 leads; body width 5.3 mm 74HC_T_595_Q100
Footprint for reflow soldering 74HC_T_595_Q100
SSOP-TSSOP-VSO-WAVE LPC1114FDH28
74LV4060
74LV4060
HEF4094B