74LV74DB: 带设置和复位功能的八频D型触发器;正沿触发器

74LV74是低压硅栅CMOS器件,与74HC/HCT74引脚和功能兼容。

74LV74是带独立数据(D)输入、时钟(CP)输入、设置(SD)输入和(RD)输入以及补充Q和Q输出的双路正沿触发D类触发器。

设置和复位为异步有源低电平输入,工作时不受时钟输入的影响。数据输入处的信息会在时钟脉冲从低到高转换时被传输到Q输出。在时钟从低到高转换前的某个建立时间,D输入必须保持稳定,以进行可预测操作。

时钟输入的施密特触发器动作使电路高度容许较缓慢的时钟上升时间和下降时间。

74LV74DB: 产品结构框图
Outline 3d SOT337-1
数据手册 (1)
名称/描述Modified Date
Dual D-type flip-flop with set and reset; positive-edge trigger (REV 4.0) PDF (180.0 kB) 74LV74 [English]09 Dec 2015
应用说明 (1)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
手册 (2)
名称/描述Modified Date
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
封装信息 (1)
名称/描述Modified Date
plastic shrink small outline package; 14 leads; body width 5.3 mm (REV 1.0) PDF (295.0 kB) SOT337-1 [English]08 Feb 2016
包装 (1)
名称/描述Modified Date
Standard product orientation 12NC ending 118 (REV 1.0) PDF (86.0 kB) SOT337-1_118 [English]04 Apr 2013
支持信息 (2)
名称/描述Modified Date
Footprint for reflow soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-REFLOW [English]08 Oct 2009
Footprint for wave soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-WAVE [English]08 Oct 2009
SPICE
订购信息
型号状态FamilyVCC (V)功能说明Logic switching levelsPackage versionOutput drive capability (mA)tpd (ns)fmax (MHz)Power dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74LV74DBActiveLV1.0 - 5.5D-type flip-flopspositive-edge triggerTTLSOT337-1+/- 121175low-40~12515640.0SSOP1414
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
74LV74DBSOT337-1SSOP-TSSOP-VSO-REFLOW SSOP-TSSOP-VSO-WAVE
SSOP-TSSOP-VSO-REFLOW SSOP-TSSOP-VSO-WAVE
Reel 13" Q1/T1Active74LV74DB,118 (9351 702 10118)LV7474LV74DBweek 12, 2005144.910.239.78E711
Bulk PackActive74LV74DB,112 (9351 702 10112)LV7474LV74DBweek 12, 2005144.910.239.78E711
Dual D-type flip-flop with set and reset; positive-edge trigger 74LV74PW
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
lv Spice model 74LV74PW
plastic shrink small outline package; 14 leads; body width 5.3 mm 74LVC32A_Q100
Footprint for reflow soldering 74HC_T_595_Q100
SSOP-TSSOP-VSO-WAVE LPC1114FDH28
Standard product orientation 12NC ending 118 74LVC32A_Q100
74LV74
74LV164