LTC6417 具快速箝位的 1.6GHz 低噪声、高线性度、差分缓冲器 / 16 位 ADC 驱动器

LTC®6417 是一款差分单位增益缓冲器,能够以极低的噪声和卓越的线性度来驱动一个 50Ω 负载。该器件非常适合于采用频率范围为 DC 至高于 600MHz 的输入信号来驱动高速 14 位和 16 位流水线 ADC。差分输入阻抗为 18.5kΩ,因而允许在输入端上使用 1:4 和 1:8 变压器,以在 50Ω 系统中实现额外的系统增益。

由于未采用外部偏置或增益设定组件,并运用了直通式引出脚配置,因此 LTC6417 非常容易使用。该器件可进行 DC 耦合,并具有一个 -60mV 的共模输出偏移电压。对于 AC 耦合应用,在内部对 LTC6417 的输入引脚施加偏压,以提供一个由 VCM 引脚上的电压所设定的输出共模电压。

电源电流通常为 123mA,而且 LTC6417 可在 4.75V 至 5.25V 的电源电压范围内运作。功耗可通过 PWRADJ 引脚降低至 74mA。另外,LTC6417 还具有一种硬件停机功能,该功能可将电流消耗减小至 24mA。

LTC6417 具有快速、可调的输出电压箝位功能电路,可帮助保护位于其后的电路。CLHI 引脚负责设定最大摆幅,而一个对称的最小摆幅则在内部设置。当箝位电路限制输出电压时,LTC6417 的 VOR 引脚将发出“超范围”的指示信号。

LTC6417 采用 20 引脚 3mm x 4mm QFN 封装。该器件对引出脚配置进行了优化,以便直接布设在靠近凌力尔特的高速 14 位和 16 位 ADC 的地方。

产品特点 Features
  • 1.6GHz -3dB 小信号带宽
  • 低失真 (驱动 50Ω 负载,2.4VP-P 输出)
    -100dBc/-69dBc HD2/HD3 (在 140MHz)
    -80dBc IM3 和 46dBm OIP3 (在 140MHz)
    -100dBc/-66dBc HD2/HD3 (在 380MHz)
    -68dBc IM3 和 39dBm OIP3 (在 380MHz)
  • 1.5nV/√Hz 输出噪声
  • 4.3pA/√Hz 输入电流噪声
  • 可编程高速、快速恢复输出箝位
  • 在一个 50Ω 差分负载上的最大输出摆幅为 4.28VP-P
  • DC 耦合的信号通路
  • 采用 4.75V 至 5.25V 单工作电源
  • 功率:采用 5V 电源时为 615mW,可减低至 370mW,停机模式为 120mW
  • 3mm x 4mm 20 引脚 QFN 封装
封装
LTC6417 封装
典型应用图
LTC6417 典型应用
参数
LTC6417 参数
LTC6417 订购信息和价格参考Package Variations and Pricing
器件型号 封装 引脚 温度 价格 (以 1 ~ 99 片为批量) 价格 (以 1000 片为批量) *
LTC6417CUDC#PBF QFN 20 C $5.56  $3.89 
LTC6417CUDC#TRPBF QFN 20 C $3.95 
LTC6417IUDC#PBF QFN 20 I $6.13  $4.29 
LTC6417IUDC#TRPBF QFN 20 I $4.35 
演示电路板
器件型号 描述
DC1257B LTC6417 + LTC2208 Combo board (Requires DC890 & LVDS_XFMR)
DC1287A LTC6417 Demo Circuit (2 GHz Low Noise Differential 16-Bit ADC Buffer)
Companion Boards
器件型号 描述
DC890B High Speed (up to 250Mbps, CMOS/LVDS) USB Data Collection Board
LTC6417 数据手册及相关资料下载
  1. 数据手册(英文) : LTC6417 - 1.6GHz Low Noise High linearity Differential Buffer/16-Bit ADC Driver with Fast Clamp .PDF
  2. 设计要点 (英文) : DN482 - A Low Power, Direct-to-Digital IF Receiver with Variable Gain.PDF
  3. 可靠性数据 : R532 Reliability Data .PDF
  4. 产品选型卡 : Differential Amplifiers/High Speed ADC Drivers .PDF
  5. 广告: 88dB SFDR @ 100MHz.PDF