TCA4311A 可热插拔双线总线缓冲器

TCA4311A 是一款可热插拔型 I2C 总线缓冲器,支持在带电背板上进行 I/O 板卡的插拔操作,而不会损坏数据和时钟总线。 控制电路可防止背板与板卡相连接(直到背板上出现停止命令或总线空闲为止),而不会在板卡上发生总线争用的情况。 当建立连接时,该器件可提供双向缓冲,从而使背板及板卡电容保持隔离。 在板卡插入过程中,SDA 及 SCL 线路被预充电至 1V ,以最大限度地减小对芯片的寄生电容进行充电所需的电流。

当 I2C 总线空闲时,可通过将EN引脚设定为低电平来把 TCA4311A 置于停机模式之中。 当 EN 引脚为高电平时,TCA4311 将恢复正常运作。 该器件还包括一个开漏 READY 输出引脚,该引脚负责在背板与板卡侧相连时发出指示信号。 当 READY 引脚为高电平时,SDAIN 和 SCLIN 被连接至 SDAOUT 和 SCLOUT 。 当两侧断接时,READY 引脚为低电平。

背板及板卡均可采用 2.7V 至 5.5V 的电源电压来供电,而对于它们哪一个的电源电压较高则未做限制。

TCA4311 具有标准的开漏 I/O 。 至 I/O 的上拉电阻器的大小取决于系统,不过,该缓冲器的每一侧均必须设有一个上拉电阻器。 这款器件专为与标准模式及快速模式 I2C 器件(而不单是 SMBus 器件)一起工作而设计。 在可以接受标准模式器件和多个主控器的通用型 I2C 系统中,标准模式 I2C 器件只规定了 3mA 。 在某些条件下,可以采用高终端电流

TCA4311A
fSCLK(Max)(MHz) 400  
VCC(Min)(V) 2.7  
VCC(Max)(V) 5.5  
Pin/Package 8MSOP, 8SOIC  
Max Frequency(kHz) 400  
Vcc range(V) 2.7 to 5.5  
Channel Width 2  
Master Side I2C Bus Capacitance Supported(pF) 400  
Slave Side I2C Bus Capacitance Supported(pF) 400  
5V Tolerant I/O Yes  
Open–Drain I/O Type Yes  
Enable Pin Yes
TCA4311A 特性
TCA4311A 芯片订购指南
器件 状态 温度 价格 封装 | 引脚 封装数量 | 封装载体 丝印标记
TCA4311AD ACTIVE -40 to 85 1.90 | 1ku SOIC (D) | 8 75 | TUBE  
TCA4311ADGKR ACTIVE -40 to 85 1.60 | 1ku MSOP (DGK) | 8 2500 | LARGE T&R  
TCA4311ADR ACTIVE -40 to 85 1.60 | 1ku SOIC (D) | 8 2500 | LARGE T&R  
TCA4311A 质量与无铅数据
器件 环保计划* 铅/焊球涂层 MSL 等级/回流焊峰 环保信息与无铅 (Pb-free) DPPM / MTBF / FIT 率
TCA4311AD Green (RoHS & no Sb/Br)  CU NIPDAU  Level-1-260C-UNLIM TCA4311AD TCA4311AD
TCA4311ADGKR Green (RoHS & no Sb/Br)  CU NIPDAU  Level-1-260C-UNLIM TCA4311ADGKR TCA4311ADGKR
TCA4311ADR Green (RoHS & no Sb/Br)  CU NIPDAU  Level-1-260C-UNLIM TCA4311ADR TCA4311ADR
TCA4311A 应用技术支持与电子电路设计开发资源下载
  1. TCA4311A 数据资料 dataSheet 下载.PDF
  2. TI 德州仪器I2C 逻辑器件产品选型与价格 . xls
  3. Logic Guide 2009 (PDF 4263 KB)
  4. Shelf-Life Evaluation of Lead-Free Component Finishes (PDF 1305 KB)
  5. Understanding and Interpreting Standard-Logic Data Sheets (PDF 857 KB)
  6. TI IBIS File Creation, Validation, and Distribution Processes (PDF 380 KB)
  7. Implications of Slow or Floating CMOS Inputs (PDF 101 KB)
  8. CMOS Power Consumption and CPD Calculation (PDF 89 KB)
  9. Designing With Logic (PDF 186 KB)
  10. Live Insertion (PDF 150 KB)
  11. Input and Output Characteristics of Digital Integrated Circuits (PDF 1708 KB)
  12. Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc (PDF 43 KB)
  13. HiRel Unitrode Power Management Brochure (PDF 206 KB)
  14. LOGIC Pocket Data Book (PDF 6001 KB)
  15. HiRel Unitrode Power Management Brochure (PDF 206 KB)
  16. Logic Cross-Reference (PDF 2938 KB)