SN65LVDS33 具有-4 至 5V 共模范围的四路 LVDS 接收器器

This family of four LVDS data line receivers offers the widest common-mode input voltage range in the industry. These receivers provide an input voltage range specification compatible with a 5-V PECL signal as well as an overall increased ground-noise tolerance. They are in industry standard footprints with integrated termination as an option.

Precise control of the differential input voltage thresholds allows for inclusion of 50 mV of input voltage hysteresis to improve noise rejection on slowly changing input signals. The input thresholds are still no more than ±50 mV over the full input common-mode voltage range.

The high-speed switching of LVDS signals usually necessitates the use of a line impedance matching resistor at the receiving-end of the cable or transmission media

SN55LVDS31 SN65LVDM050 SN65LVDM051 SN65LVDM31 SN65LVDS047 SN65LVDS048A SN65LVDS049 SN65LVDS050 SN65LVDS051 SN65LVDS1050 SN65LVDS33 SN65LVDS32 SN65LVDS32B SN65LVDS33 SN65LVDS348 SN65LVDS352 SN65LVDS390 SN65LVDS391 SN65LVDT32B SN65LVDT33
Input Signal LVTTL   LVDM, LVTTL   LVDM, LVTTL   LVCMOS   LVTTL   LVDS   LVDS, LVTTL   LVDS, LVTTL   LVDS, LVTTL   LVDS, LVTTL   LVTTL   LVDS   LVDS   CMOS, ECL, LVCMOS, LVDS, LVECL, LVPECL, PECL   CMOS, ECL, LVCMOS, LVDS, LVECL, LVPECL, PECL   CMOS, ECL, LVCMOS, LVDS, LVECL, LVPECL, PECL   LVDS   LVTTL   LVDS   LVDS, LVECL, LVPECL, PECL  
Output Signal LVDS   LVDM, LVTTL   LVDM, LVTTL   LVDM   LVDS   LVTTL   LVDS, LVTTL   LVDS, LVTTL   LVDS, LVTTL   LVDS, LVTTL   LVDS   LVTTL   LVTTL   LVTTL   LVTTL   LVTTL   LVTTL   LVDS   LVTTL   LVTTL  
No. of Rx   2   2       4   2   2   2   2     4   4   4   4   4   4     4   4  
No. of Tx 4   2   2   4   4     2   2   2   2   4           4     4      
Signaling Rate(Mbps) 400   500TX/100RX   500TX/100RX   150   400   400   400   400TX/100RX   400TX/100RX   400   400   100   400   400   340   560   630   630   400   400  
Supply Voltage(s)(V) 3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3   3.3  
ICC(Max)(mA) 35   27   27   40   26   15   35   20   20   20   35   18   23   23   20   20   18   26   23   23  
Rx tpd(Typ)(ns)   3.7   3.7       2.9   1.9   3.7   3.7   3.7     2.3   4   4   4   4   2.6     4   4  
Tx tpd(Typ)(ns) 1.7   1.7   1.7   2.3   1.8     1.3   1.7   1.7   1.7   1.7               1.7      
Part-to-Part Skew(Max)(ps)   1000   1000   1000   1000   1000   1000         800   1000   1000   1000     1000   1000   1500   1000   1000  
Pin/Package 16CDIP, 16CFP, 20LCCC   16SOIC, 16TSSOP   16SOIC, 16TSSOP   16SOIC   16SOIC, 16TSSOP   16SOIC, 16TSSOP   16TSSOP   16SOIC, 16TSSOP   16SOIC, 16TSSOP   16TSSOP   16SO, 16SOIC, 16TSSOP   16SO, 16SOIC, 16TSSOP   16SOIC   16SOIC, 16TSSOP   16SOIC, 16TSSOP   24TSSOP   16SOIC, 16TSSOP   16SOIC, 16TSSOP   16SOIC   16SOIC, 16TSSOP  
Operating Temperature Range(°C) -55 to 125   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85   -40 to 85  
ESD HBM(kV) 8   12   12   12   8   10   10   12   12   12   8   8   15   15   15     15   15   15   15  
Approx. Price (US$)   1.50 | 1ku   1.50 | 1ku   1.50 | 1ku   1.85 | 1ku   1.30 | 1ku   0.95 | 1ku   1.50 | 1ku   1.50 | 1ku   1.65 | 1ku   1.30 | 1ku   1.30 | 1ku   2.70 | 1ku   1.20 | 1ku   1.65 | 1ku   2.90 | 1ku   1.20 | 1ku   1.20 | 1ku   3.40 | 1ku   1.50 | 1ku
SN65LVDS33 特性
SN65LVDS33 芯片订购指南
器件 状态 温度 价格 封装 | 引脚 封装数量 | 封装载体 丝印标记
SN65LVDS33D ACTIVE -40 to 85 1.55 | 1ku SOIC (D) | 16 40 | TUBE  
SN65LVDS33DG4 ACTIVE -40 to 85 1.55 | 1ku SOIC (D) | 16 40 | TUBE  
SN65LVDS33DR ACTIVE -40 to 85 1.30 | 1ku SOIC (D) | 16 2500 | LARGE T&R  
SN65LVDS33DRG4 ACTIVE -40 to 85 1.30 | 1ku SOIC (D) | 16 2500 | LARGE T&R  
SN65LVDS33PW ACTIVE -40 to 85 1.55 | 1ku TSSOP (PW) | 16 90 | TUBE  
SN65LVDS33PWG4 ACTIVE -40 to 85 1.55 | 1ku TSSOP (PW) | 16 90 | TUBE  
SN65LVDS33PWR ACTIVE -40 to 85 1.30 | 1ku TSSOP (PW) | 16 2000 | LARGE T&R  
SN65LVDS33PWRG4 ACTIVE -40 to 85 1.30 | 1ku TSSOP (PW) | 16 2000 | LARGE T&R  
SN65LVDS33 质量与无铅数据
器件 环保计划* 铅/焊球涂层 MSL 等级/回流焊峰 环保信息与无铅 (Pb-free) DPPM / MTBF / FIT 率
SN65LVDS33D Green (RoHS & no Sb/Br)  CU NIPDAU  Level-1-260C-UNLIM SN65LVDS33D SN65LVDS33D
SN65LVDS33DG4 Green (RoHS & no Sb/Br)  CU NIPDAU  Level-1-260C-UNLIM SN65LVDS33DG4 SN65LVDS33DG4
SN65LVDS33DR Green (RoHS & no Sb/Br)  CU NIPDAU  Level-1-260C-UNLIM SN65LVDS33DR SN65LVDS33DR
SN65LVDS33DRG4 Green (RoHS & no Sb/Br)  CU NIPDAU  Level-1-260C-UNLIM SN65LVDS33DRG4 SN65LVDS33DRG4
SN65LVDS33PW Green (RoHS & no Sb/Br)  CU NIPDAU  Level-1-260C-UNLIM SN65LVDS33PW SN65LVDS33PW
SN65LVDS33PWG4 Green (RoHS & no Sb/Br)  CU NIPDAU  Level-1-260C-UNLIM SN65LVDS33PWG4 SN65LVDS33PWG4
SN65LVDS33PWR Green (RoHS & no Sb/Br)  CU NIPDAU  Level-1-260C-UNLIM SN65LVDS33PWR SN65LVDS33PWR
SN65LVDS33PWRG4 Green (RoHS & no Sb/Br)  CU NIPDAU  Level-1-260C-UNLIM SN65LVDS33PWRG4 SN65LVDS33PWRG4
SN65LVDS33 应用技术支持与电子电路设计开发资源下载
  1. SN65LVDS33 数据资料 dataSheet 下载.PDF
  2. TI 德州仪器LVDS PHYs选型与价格 . xls
  3. 所选封装材料的热学和电学性质 (PDF 645 KB)
  4. 使用数字隔离器设计隔离式 I2C 总线接口 (zhct119.PDF, 339 KB)
  5. 1Q 2011 Issue Analog Applications Journal (slyt399.PDF, 964 KB)
  6. 接口选择指南 (Rev. D) (PDF 2994 KB)
  7. Signaling Rate vs. Distance for Differential Buffers (PDF 420 KB)
  8. Q1 2009 Issue Analog Applications Journal (slyt319.PDF, 1.39 MB)
  9. Isolated RS-485 Reference Design (PDF 80 KB)
  10. 无铅组件涂层的保存期评估 (PDF 1305 KB)
  11. Analog Signal Chain Guide (8.62 MB)
  12. Industrial Interface IC Solutions (101 KB)